图书介绍
数学逻辑 第4版pdf电子书版本下载

- 欧阳星明主编;于俊清副主编 著
- 出版社: 武汉:华中科技大学出版社
- ISBN:9787560939476
- 出版时间:2009
- 标注页数:324页
- 文件大小:78MB
- 文件页数:334页
- 主题词:数字逻辑-高等学校-教材
PDF下载
下载说明
数学逻辑 第4版PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 基本知识 1
1.1 概述 1
1.1.1 数字系统 1
1.1.2 数字逻辑电路的类型和研究方法 3
1.2 数制及其转换 4
1.2.1 进位计数制 4
1.2.2 数制转换 7
1.3 带符号二进制数的代码表示 10
1.3.1 原码 10
1.3.2 反码 11
1.3.3 补码 12
1.4 几种常用的编码 13
1.4.1 十进制数的二进制编码 13
1.4.2 可靠性编码 15
1.4.3 字符编码 17
习题 18
第2章 逻辑代数基础 19
2.1 逻辑代数的基本概念 19
2.1.1 逻辑变量及基本逻辑运算 20
2.1.2 逻辑函数及逻辑函数间的相等 22
2.1.3 逻辑函数的表示法 23
2.2 逻辑代数的基本定理和规则 24
2.2.1 基本定理 24
2.2.2 重要规则 25
2.2.3 复合逻辑 27
2.3 逻辑函数表达式的形式与变换 29
2.3.1 逻辑函数表达式的基本形式 29
2.3.2 逻辑函数表达式的标准形式 29
2.3.3 逻辑函数表达式的转换 32
2.4 逻辑函数化简 34
2.4.1 代数化简法 34
2.4.2 卡诺图化简法 36
2.4.3 列表化简法 44
习题二 48
第3章 集成门电路与触发器 50
3.1 数字集成电路的分类 50
3.2 半导体器件的开关特性 51
3.2.1 晶体二极管的开关特性 52
3.2.2 晶体三极管的开关特性 55
3.3 逻辑门电路 57
3.3.1 简单逻辑门电路 58
3.3.2 TTL集成逻辑门电路 60
3.3.3 CMOS集成逻辑门电路 70
3.3.4 正逻辑和负逻辑 75
3.4 触发器 76
3.4.1 基本R-S触发器 77
3.4.2 常用的时钟控制触发器 81
3.4.3 不同类型时钟控制触发器的相互转换 91
习题三 94
第4章 组合逻辑电路 97
4.1 组合逻辑电路分析 97
4.1.1 分析方法概述 97
4.1.2 分析举例 98
4.2 组合逻辑电路设计 100
4.2.1 设计方法概述 100
4.2.2 设计举例 101
4.2.3 设计中几个实际问题的处理 104
4.3 组合逻辑电路的险象 111
4.3.1 险象的产生 112
4.3.2 险象的判断 113
4.3.3 险象的消除 115
习题四 117
第5章 同步时序逻辑电路 118
5.1 时序逻辑电路概述 118
5.1.1 时序逻辑电路的结构 118
5.1.2 时序逻辑电路的分类 119
5.1.3 同步时序逻辑电路的描述方法 120
5.2 同步时序逻辑电路分析 122
5.2.1 分析方法和步骤 122
5.2.2 分析举例 123
5.3 同步时序逻辑电路设计 129
5.3.1 设计的一般步骤 129
5.3.2 完全确定同步时序逻辑电路设计 130
5.3.3 不完全确定同步时序逻辑电路设计 143
5.3.4 同步时序逻辑电路设计举例 148
习题五 154
第6章 异步时序逻辑电路 157
6.1 异步时序逻辑电路的特点与分类 157
6.2 脉冲异步时序逻辑电路 158
6.2.1 脉冲异步时序逻辑电路的结构模型 158
6.2.2 脉冲异步时序逻辑电路的分析 158
6.2.3 脉冲异步时序逻辑电路的设计 161
6.3 电平异步时序逻辑电路 166
6.3.1 电平异步时序逻辑电路的结构模型与描述方法 166
6.3.2 电平异步时序逻辑电路的分析 169
6.3.3 电平异步时序逻辑电路的竞争 171
6.3.4 电平异步时序逻辑电路的设计 172
习题六 182
第7章 中规模通用集成电路及其应用 185
7.1 常用中规模组合逻辑电路 185
7.1.1 二进制并行加法器 185
7.1.2 译码器和编码器 189
7.1.3 多路选择器和多路分配器 196
7.2 常用中规模时序逻辑电路 201
7.2.1 集成计数器 201
7.2.2 集成寄存器 206
7.3 常用中规模信号产生与变换电路 209
7.3.1 集成定时器555及其应用 209
7.3.2 集成D/A转换器 216
7.3.3 集成A/D转换器 222
习题七 226
第8章 可编程逻辑器件 227
8.1 PLD概述 227
8.1.1 PLD的发展 227
8.1.2 PLD的一般结构 227
8.1.3 PLD的电路表示法 228
8.1.4 PLD的分类 229
8.2 低密度可编程逻辑器件 229
8.2.1 可编程只读存储器 230
8.2.2 可编程逻辑阵列(PLA) 235
8.2.3 可编程阵列逻辑(PAL) 237
8.2.4 通用阵列逻辑(GAL) 238
8.3 高密度可编程逻辑器件 241
8.3.1 复杂可编程逻辑器件 241
8.3.2 现场可编程门阵列 248
8.3.3 在系统可编程逻辑器件 257
8.4 在系统编程技术简介 263
8.4.1 ISP技术的主要特点 263
8.4.2 编程原理与接口电路 264
8.4.3 开发软件与设计流程 266
习题八 268
第9章 综合应用举例 270
9.1 简单运算器设计 270
9.1.1 设计要求 270
9.1.2 功能描述 270
9.1.3 电路设计 271
9.2 时序信号发生器设计 273
9.2.1 设计要求 273
9.2.2 功能描述 273
9.2.3 电路设计 274
9.3 地址译码电路设计 276
9.3.1 设计要求 276
9.3.2 功能描述 277
9.3.3 电路设计 277
9.4 弹道计时器设计 281
9.4.1 设计要求 281
9.4.2 功能描述 281
9.4.3 电路设计 282
9.5 汽车尾灯控制器设计 284
9.5.1 设计要求 284
9.5.2 功能描述 285
9.5.3 电路设计 286
9.6 数字钟设计 288
9.6.1 设计要求 288
9.6.2 功能描述 288
9.6.3 电路设计 289
习题九 292
附录A 硬件描述语言VHDL基础 294
A.1 VHDL概述 294
A.2 VHDL的语言要素 300
A.3 VHDL的基本语句 306
A.4 VHDL设计举例 313
附录B 英汉名词对照 318
参考文献 322