图书介绍

新编数字逻辑电路习题、实验与实训 第2版pdf电子书版本下载

新编数字逻辑电路习题、实验与实训  第2版
  • 江国强主编;易艺,谢跃雷,徐卫林副主编 著
  • 出版社: 北京:北京邮电大学出版社
  • ISBN:9787563534975
  • 出版时间:2013
  • 标注页数:301页
  • 文件大小:60MB
  • 文件页数:314页
  • 主题词:数字电路-逻辑电路-高等学校-教学参考资料

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快] 温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页 直链下载[便捷但速度慢]   [在线试读本书]   [在线获取解压码]

下载说明

新编数字逻辑电路习题、实验与实训 第2版PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1部分 数字逻辑电路习题 2

第1章 数制与编码 2

1.1内容提要 2

1.2教学要求 3

1.3同步练习 3

1.4同步练习参考答案 4

第2章 逻辑代数和硬件描述语言基础 6

2.1内容提要 6

2.1.1逻辑函数的表示方法 6

2.1.2逻辑函数的公式简化法 6

2.1.3逻辑函数的卡诺图化简法 7

2.1.4 Verilog HDL基础 9

2.2教学要求 13

2.3同步练习 13

2.4同步练习参考答案 19

第3章 门电路 21

3.1内容提要 21

3.1.1晶体管的开关特性 21

3.1.2分立元件门 23

3.1.3 TTL集成逻辑门 24

3.1.4 MOS集成门 26

3.1.5基于Verilog HDL的门电路设计 27

3.2教学要求 27

3.3同步练习 28

3.4同步练习参考答案 35

第4章 组合逻辑电路 40

4.1内容提要 40

4.1.1组合逻辑电路的分析方法 40

4.1.2组合逻辑电路的传统设计方法 41

4.1.3组合逻辑电路的现代设计方法 45

4.1.4组合逻辑电路的中规模集成部件 47

4.2教学要求 49

4.3同步练习 49

4.4同步练习参考答案 54

第5章 触发器 66

5.1内容提要 66

5.1.1触发器的类型 66

5.1.2集成触发器 68

5.1.3触发器的时序图 69

5.1.4基于Verilog HDL的触发器的设计 71

5.2教学要求 73

5.3同步练习 74

5.4同步练习参考答案 77

第6章 时序逻辑电路 82

6.1内容提要 82

6.1.1移位寄存器 82

6.1.2计数器 85

6.1.3时序逻辑电路的设计 90

6.2教学要求 97

6.3同步练习 97

6.4同步练习参考答案 106

第7章 脉冲单元电路 119

7.1内容提要 119

7.1.1多谐振荡器 119

7.1.2单稳态触发器 121

7.1.3施密特触发器 122

7.2教学要求 123

7.3同步练习 123

7.4同步练习参考答案 127

第8章数/模和模/数转换 132

8.1内容提要 132

8.2教学要求 133

8.3同步练习 133

8.4同步练习参考答案 136

第9章 半导体存储器 140

9.1内容提要 140

9.1.1半导体存储器 140

9.1.2只读存储器ROM和可编程逻辑阵列PLA的应用 141

9.1.3基于Verilog HDL的存储器的设计 143

9.2教学要求 144

9.3同步练习 144

9.4同步练习参考答案 148

第10章 可编程逻辑器件 150

10.1内容提要 150

10.2教学要求 151

10.3同步练习 151

10.4同步练习参考答案 152

第2部分 数字逻辑电路实验 154

第1章 数字逻辑电路实验基础 154

1.1数字集成电路概述 154

1.2实验的基本过程与操作规范 155

1.3数字逻辑电路实验的故障查找和排除 156

1.4实验要求与实验报告要求 157

1.5 TTL器件的特点和使用须知 158

1.6 CMOS数字集成电路的特点和使用须知 159

1.7 Quartus 11 9.0软件的使用 159

第2章 集成逻辑门实验 170

2.1【实验1 H】TTL集成逻辑门的功能与参数测试 170

2.2【实验2S】门电路的EDA仿真实验 175

2.3【实验3H】组合逻辑电路的设计与测试 176

第3章 组合逻辑电路实验 179

3.1【实验4H】全加器测试及其应用 179

3.2【实验4S】全加器及4位加法器的HDL实验 180

3.3【实验5H】数据选择器及其应用 186

3.4【实验5S】4选1数据选择器的HDL实验 189

3.5【实验6H】译码器及其应用 191

3.6【实验6S】译码器的HDL实验 196

第4章 时序逻辑电路实验 203

4.1【实验7H】触发器及其应用 203

4.2【实验7S】触发器的HDL实验 206

4.3【实验8H】计数器及其应用 212

4.4【实验8S】4位二进制加法计数器的HDL实验 215

4.5【实验9H】移位寄存器及其应用 218

4.6【实验9S】4位右移移位寄存器的HDL实验 222

4.7【实验10S】数控分频器的HDL实验 225

4.8【实验11S】电子抢答器的HDL实验 229

4.9【实验12S】数字钟的HDL实验 232

第5章 时基电路、数据转换器与存储器实验 238

5.1【实验13H】555时基电路及其应用 238

5.2【实验14H】D/A、A/D转换器 243

5.3【实验14S】DAC0832与ADC0809的HDL实验 248

5.4【实验15 H】随机存取存储器及其应用 254

第3部分 实训 261

第1章A类实训设计课题 261

1.1多功能信号发生器的设计 261

1.2数字电压表的设计 262

1.3交通灯控制电路的设计 263

1.4简易信号测量仪的设计 263

1.5数字日历电路的设计 264

1.6智能电子抢答器的设计 264

1.7出租车计费器的设计 265

第2章B类实训设计课题 266

2.1计时器的设计 266

2.2倒计时器的设计 266

2.3 8位频率计的设计 267

2.4电子抢答器的设计 267

2.5秒表电路的设计 267

2.6彩灯控制电路的设计 268

第3章C类实训设计课题 269

3.1两位十进制加法器的设计 269

3.2两位十进制减法器的设计 269

3.3可加减计数器CT74191的设计 270

3.4 8位可逆移位寄存器的设计 270

附录A常用数字集成电路引脚排列图 271

附录B实验预习报告书写格式 279

附录C EDA实训仪 282

附录D DE2开发板使用方法 288

主要参考文献 301

精品推荐