图书介绍

数字电路与逻辑设计pdf电子书版本下载

数字电路与逻辑设计
  • 李建勋(S.C.Lee)著;罗银芳,刘启业译 著
  • 出版社: 北京:科学出版社
  • ISBN:15031·333
  • 出版时间:1981
  • 标注页数:436页
  • 文件大小:16MB
  • 文件页数:443页
  • 主题词:

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快] 温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页 直链下载[便捷但速度慢]   [在线试读本书]   [在线获取解压码]

下载说明

数字电路与逻辑设计PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

目 录 1

第一章开关代数和开关函数 1

1.1布尔代数 1

1.2开关代数 4

1.3完全定义开关函数和不完全定义开关函数 8

1.4卡诺法 13

1.5奎恩-麦克拉斯基法 27

1.6多输出电路的函数化简 38

1.7增项消项法 42

1.8组合逻辑电路设计的基本过程 44

第二章组合逻辑设计 49

2.1数系统及其转换 49

2.2二进制加法器和减法器 51

2.3超前进位加法器 55

2.4带符号的二进制数表示法及其相加 58

2.5十进制数的编码及其转换 68

2.6十进制加法器/减法器 72

3.1集成门电路、逻辑赋值和电压符号 84

第三章集成电路的组合逻辑设计 84

3.2IC逻辑系列的特性和比较 97

3.3用SSI门的组合逻辑设计 100

3.4 MSI组合件及其应用 105

3.5半导体存贮器 119

3.6用只读存贮器(ROM)阵列的组合逻辑设计 128

第四章时序集成电路 132

4.1组合电路和时序电路的区别 132

4.2触发器 134

4.3计数器 145

4.4移位寄存器 154

4.5可编程序的逻辑阵列 161

第五章时序电路的分析和综合 167

5.1时序机的基本模型 167

5.2等价和最小化 174

5.3同步触发器电路分析的一般过程 184

5.4同步触发器电路综合的一般过程 193

5.5异步时序电路的分析 200

5.6没有临界竞争的异步电路状态赋值 209

5.7无冒险的异步电路 213

5.8异步时序电路的综合 221

第六章 用时序机流程图设计时序电路 226

6.1时序机流程图 227

6.2读降维图 232

6.3输出函数综合 237

6.4次态函数综合 240

6.5状态赋值 245

6.6设计举例 251

第七章组合电路的故障检测和定位 259

7.1故障检测和故障定位经典方法 259

7.2通路敏化法 276

7.3等效范式法 281

7.4二级电路的故障检测 290

7.5多级电路的故障检测 298

7.6布尔差分法 307

7.7 SPOOF法 322

第八章时序电路的故障检测和定位 327

8.1线路测试法 327

8.2初始状态的识别 342

8.3最后状态的识别 351

8.4设计可诊断机器的故障检测试验 361

第九章用微处理机实现逻辑设计 370

9.1计算机的功能 370

9.2微处理机和微计算机 379

9.3因特尔(Intel)4040微处理机 385

9.4用微处理机实现逻辑设计的过程 395

9.5设计举例 399

附录A半导体存贮器 414

A.1半导体阵列的发展和造价 414

A.2随机访问存贮器 419

A.3只读存贮器(ROM) 424

A.4制造工艺 426

附录B实验室实验 428

精品推荐