图书介绍

Verilog HDL实验练习与语法手册 第2版pdf电子书版本下载

Verilog HDL实验练习与语法手册  第2版
  • 夏宇闻编著 著
  • 出版社: 北京:高等教育出版社
  • ISBN:7040171996
  • 出版时间:2006
  • 标注页数:191页
  • 文件大小:6MB
  • 文件页数:199页
  • 主题词:数字系统-系统设计-高等学校-教学参考资料;硬件描述语言,VHDL-程序设计-高等学校-教学参考资料

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快] 温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页 直链下载[便捷但速度慢]   [在线试读本书]   [在线获取解压码]

下载说明

Verilog HDL实验练习与语法手册 第2版PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

目录 1

第一部分 设计示范与实验练习 1

练习一 简单的组合逻辑设计 1

练习二 简单分频时序逻辑电路的设计 4

练习三 利用条件语句实现计数分频时序电路 6

练习四 阻塞赋值与非阻塞赋值的区别 8

练习五 用always块实现较复杂的组合逻辑电路 10

练习六 在Verilog HDL中使用函数 13

练习七 在Verilog HDL中使用任务task声明语句 15

练习八 利用有限状态机进行时序逻辑的设计 18

练习九 利用状态机实现比较复杂的接口设计 21

练习十 通过模块实例调用实现大型的设计 26

练习十一 简单卷积器的设计 34

练习十二 利用SRAM设计一个FIFO 50

第二部分 Verilog硬件描述语言参考手册 60

一、关于IEEE 1364标准 60

三、语法总结 61

二、Verilog简介 61

四、编写Verilog HDL源代码的标准 64

五、设计流程 65

六、按字母顺序查找部分 66

七、编译器指示(Compiler Directives) 138

八、系统任务和函数(System Task and Function) 143

第三部分 IEEE Verilog 1364-2001标准简介 164

一、Verilog语言发展历史回顾 164

二、IEEE 1364-2001 Verilog标准的目标 164

三、新标准使建模性能得到很大提高 165

四、提高了ASIC/FPGA应用的正确性 176

五、编程语言接口(PLI)方面的改进 179

六、总结 179

附录一 A/D转换器的Verilog HDL模型和建立模型所需要的技术参数 180

附录二 2K×8位异步CMOS静态RAM HM-65162模型 185

参考文献 191

精品推荐