图书介绍

逻辑设计 第2版pdf电子书版本下载

逻辑设计  第2版
  • 毛法尧等编 著
  • 出版社: 武汉:华中理工大学出版社
  • ISBN:7560912613
  • 出版时间:1996
  • 标注页数:293页
  • 文件大小:12MB
  • 文件页数:301页
  • 主题词:

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快] 温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页 直链下载[便捷但速度慢]   [在线试读本书]   [在线获取解压码]

下载说明

逻辑设计 第2版PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

1.1 进位计数制 1

第一章 数制与编码 1

1.1.1 二进制数的表示 2

1.1.2 八进制数的表示 3

1.1.3 十六进制数的表示 3

1.1.4 二进制的特点 3

1.2 数制转换 5

1.2.1 多项式替代法 5

1.2.2 基数乘除法 6

1.2.3 2n进制之间数的转换 8

1.3 带符号数的代码表示 10

1.3.1 真值与机器数 10

1.3.2 原码 10

1.3.3 反码 11

1.3.4 补码 12

1.3.6 机器数的加减运算 13

1.3.5 原码、反码和补码的相互转换 13

1.3.7 十进制数的补数 16

1.4 数的定点表示和浮点表示 18

1.4.1 定点数 18

1.4.2 浮点数 19

1.5 编码 20

1.5.1 十进制数的二进制编码 20

1.5.2 可靠性编码 22

1.5.3 字符代码 23

习题一 25

第二章 逻辑代数基础 27

2.1 逻辑代数的基本概念 27

2.1.1 逻辑变量 27

2.1.2 逻辑运算 28

2.1.3 逻辑函数及逻辑函数间的相等 29

2.1.4 逻辑函数的表示法 31

2.2 逻辑代数的公理、定理及规则 32

2.2.1 逻辑代数的公理和基本定理 32

2.2.2 逻辑代数的重要规则 35

2.3 逻辑函数表达式的形式与变换 37

2.3.1 逻辑函数表达式的基本形式 37

2.3.2 逻辑函数表达式的标准形式 38

2.3.3 逻辑函数表达式的转换 41

2.4 逻辑函数的简化 43

2.4.1 代数化简法 43

2.4.2 卡诺图化简法 45

2.4.3 逻辑函数化简中两个实际问题的考虑 54

习题二 57

第三章 组合逻辑电路 59

3.1 逻辑门电路的逻辑符号及外部特性 59

3.1.1 简单门电路 60

3.1.2 复合门电路 61

3.1.3 逻辑门电路的性能指标 65

3.2 逻辑函数的实现 67

3.2.1 用“与非”门实现逻辑函数 67

3.2.2 用“或非”门实现逻辑函数 69

3.2.3 用“与或非”门实现逻辑函数 71

3.2.4 用“异或”门实现逻辑函数 71

3.3 组合逻辑电路的分析 72

3.4 组合逻辑电路的设计 74

3.4.1 单输出组合逻辑电路的设计 75

3.4.2 多输出组合逻辑电路的设计 79

3.5 组合逻辑电路的竞争与险象 85

3.5.1 传输时延及影响 85

3.5.2 竞争现象与险象的产生 85

3.5.3 险象的判别 87

3.5.4 险象的消除 88

习题三 90

第四章 同步时序逻辑电路 92

4.1 同步时序逻辑电路模型 92

4.1.1 框图表示法 92

4.1.2 状态表和状态图 93

4.2 存储元件——触发器 96

4.2.1 基本R-S触发器 96

4.2.2 时钟控制R-S触发器 98

4.2.3 D触发器 100

4.2.4 J-K触发器 101

4.2.5 T触发器 103

4.3 同步时序逻辑电路的分析 104

4.3.1 同步时序逻辑电路的分析方法和步骤 104

4.3.2 分析举例 105

4.4 同步时序逻辑电路的设计 112

4.4.1 建立原始状态图 112

4.4.2 状态简化 118

4.4.3 状态编码 126

4.4.4 选定触发器,求出激励函数和输出函数表达式 129

4.4.5 画逻辑电路图 131

4.5 同步时序逻辑电路设计举例 132

习题四 141

第五章 异步时序逻辑电路 144

5.1 异步时序逻辑电路模型 144

5.2 脉冲异步时序逻辑电路 145

5.2.1 脉冲异步时序逻辑电路的分析………………………………………………………………(146 )5.2.2 脉冲异步时序逻辑电路的设计 148

5.3 电平异步时序逻辑电路 152

5.3.1 电平异步时序逻辑电路的特点和描述方法 152

5.3.2 电平异步时序逻辑电路的分析 154

5.3.3 电平异步时序逻辑电路的竞争现象 156

习题五 160

6.1.1 译码器的逻辑功能和组成 162

6.1 译码器 162

第六章 采用中、大规模集成电路的逻辑设计 162

6.1.2 用译码器进行逻辑设计 164

6.2 多路选择器 165

6.2.1 多路选择器的逻辑功能和组成 165

6.2.2 用多路选择器进行逻辑设计 166

6.3 二进制加法器 168

6.3.1 加法器的逻辑功能和组成 168

6.3.2 用加法器进行逻辑设计 170

6.4 数值比较器 173

6.4.1 数值比较器的逻辑功能与组成 173

6.4.2 用数值比较器进行逻辑设计 175

6.5 计数器 176

6.5.1 计数器的逻辑功能与组成 176

6.5.2 用计数器进行逻辑设计 177

6.6.1 寄存器的逻辑功能和组成 180

6.6 寄存器 180

6.6.2 用寄存器进行逻辑设计 182

6.7 只读存储器(ROM) 183

6.7.1 只读存储器的逻辑功能与组成 183

6.7.2 用只读存储器进行逻辑设计 186

6.8 可编程逻辑阵列(PLA) 188

6.8.1 可编程逻辑阵列的逻辑功能与组成 188

6.8.2 用可编程逻辑阵列进行逻辑设计 188

习题六 192

第七章 数字系统设计 193

7.1 概述 193

7.2 寄存器传送语言 194

7.3 运算电路 199

7.4 控制电路 204

习题七 207

参考文献 208

学习指导与实验 209

精品推荐