图书介绍

数字逻辑教程pdf电子书版本下载

数字逻辑教程
  • 张礼平编著 著
  • 出版社: 上海:华东理工大学出版社
  • ISBN:7562812934
  • 出版时间:2002
  • 标注页数:261页
  • 文件大小:26MB
  • 文件页数:271页
  • 主题词:数字逻辑-高等学校-教材

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快] 温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页 直链下载[便捷但速度慢]   [在线试读本书]   [在线获取解压码]

下载说明

数字逻辑教程PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

1 逻辑代数概论 1

1.1 逻辑代数 1

1.1.1 逻辑代数的基本运算 1

1.1.2 逻辑代数的基本定律及规则 4

1.1.3 常用逻辑函数及其转换 7

1.2 逻辑函数的建立及描述 10

1.3 逻辑函数的代数化简法 11

1.4 逻辑函数的卡诺图化简法 13

1.4.1 最小项和卡诺图 13

1.4.2 卡诺图的化简法 16

1.5 正逻辑和负逻辑 21

习题1 22

2 集成逻辑门 25

2.1 集成逻辑门的分类 25

2.2 TTL与非门 27

2.2.1 TTL与非门的工作原理 27

2.2.2 TTL与非门的外部特性 28

2.2.3 TTL与非门的改进型 32

2.2.4 其他的TTL门电路 33

2.3 MOS逻辑门电路 35

2.3.1 NMOS门电路 35

2.3.2 CMOS门电路 37

2.3.3 CMOS与TTL电路的配合 38

习题2 39

3 组合逻辑电路 43

3.1 组合逻辑电路的分析 43

3.1.1 分析方法 43

3.1.2 分析实例 44

3.2 组合逻辑电路的设计 47

3.2.1 设计方法 47

3.2.2 设计实例 47

3.2.3 逻辑函数化简中的若干问题讨论 51

3.3.1 组合电路的竞争与冒险 55

3.3 组合逻辑电路中的竞争与冒险 55

3.3.2 冒险现象的判断 57

3.3.3 消除冒险现象的方法 58

习题3 59

4 中规模集成组合电路 63

4.1 概论 63

4.2 加法器 63

4.2.1 全加器 63

4.2.2 加法器 64

4.2.3 二-十进制加法器 67

4.3 编码及编码器 70

4.3.1 十进制数的二进制编码及其实现 70

4.3.2 检错编码及码组校验 74

4.3.3 数符和字符编码 76

4.4 译码及译码器 78

4.4.1 译码器 79

4.4.2 译码器的应用举例 86

4.5 数据选择器 87

4.5.1 数据选择器的工作原理 87

4.5.2 数据选择器的典型应用 89

4.6 数据比较器 94

4.6.1 数据比较器的工作原理 94

4.6.2 数据比较器实现 94

习题4 97

5 触发器 99

5.1 触发器的性质与分类 99

5.1.1 触发器的性质 99

5.1.2 触发器的分类 101

5.2 时钟触发器的逻辑功能 101

5.2.1 基本概念 101

5.2.2 时钟触发器的逻辑功能 102

5.3.1 时钟触发器的结构和触发方式 105

5.3 时钟触发器的结构形式及触发方式 105

5.3.2 各种类型触发器的相互转换 112

5.4 触发器的时间参数 113

5.4.1 时钟脉冲的要求 113

5.4.2 传输延迟时间 113

5.4.3 建立时间和保持时间 113

习题5 114

6 同步时序逻辑电路 116

6.1 概述 116

6.1.1 时序逻辑电路的定义和一般结构 116

6.1.2 同步时序电路和异步时序电路 117

6.2 同步时序逻辑电路分析 117

6.2.1 同步时序逻辑电路的分析流程 117

6.2.2 分析实例 118

6.3 同步时序逻辑电路的设计 124

6.3.1 同步时序逻辑电路的设计流程 124

6.3.2 设计实例 138

6.4 不完全给定同步时序逻辑电路 146

6.4.1 非完全描述状态表的化简 146

6.4.2 化简实例 149

习题6 151

7 异步时序逻辑电路 155

7.1 概述 155

7.2 脉冲型异步时序逻辑电路的分析和设计 156

7.2.1 输入限制条件和基本工作方式 156

7.2.2 分析和设计的实例 157

7.3 电平型异步时序逻辑电路的分析与设计 162

7.3.1 基本概念 162

7.3.2 电平型异步时序逻辑电路的分析 164

7.3.3 电平型异步时序逻辑电路的设计 167

7.4 电平型异步时序逻辑电路的竞争和险象 173

7.4.1 竞争和险象 173

7.4.2 本质险象 177

习题7 180

8 中规模集成时序逻辑电路 183

8.1 寄存器和锁存器 183

8.1.1 数码寄存器 183

8.1.2 寄存器堆 186

8.1.3 锁存器 188

8.2 移位寄存器 188

8.2.1 移位寄存器的工作原理 189

8.2.2 移位寄存器应用实例 190

8.3 计数器 196

8.3.1 计数器的功能和分类 196

8.3.2 二进制计数器 197

8.3.3 中规模集成计数器 202

习题8 209

9.1 概述 212

9 可编程逻辑器件 212

9.2 只读存贮器 213

9.2.1 ROM的工作原理 213

9.2.2 实例 215

9.3 可编程序逻辑阵列 217

9.3.1 组合可编程序阵列 217

9.3.2 时序可编程序逻辑阵列 219

习题9 220

10.1.1 算术逻辑单元的设计 222

10 专题——处理器和控制器逻辑设计 222

10.1 处理器逻辑设计 222

10.1.2 处理器逻辑设计中的若干问题 229

10.2 控制器逻辑设计 238

10.2.1 概述 238

10.2.2 硬连接控制器设计 240

10.2.3 PLA控制法 248

10.2.4 微程序控制法 250

精品推荐