图书介绍

数字复接技术pdf电子书版本下载

数字复接技术
  • 孙玉编著 著
  • 出版社: 北京:人民邮电出版社
  • ISBN:7115045534
  • 出版时间:1991
  • 标注页数:382页
  • 文件大小:9MB
  • 文件页数:397页
  • 主题词:数字复接分接器 数字-复接(学科: 技术) 复接-数字(学科: 技术)

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快] 温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页 直链下载[便捷但速度慢]   [在线试读本书]   [在线获取解压码]

下载说明

数字复接技术PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

目录 1

一、引 言 1

1.数字复接概念 1

2.数字复接等级 3

3.CCITT建议 3

4.本书结构 6

二、同步复接 7

1.同步复接设备组成 7

2.帧结构 10

3.帧定位问题 11

4.同步搜捕方法 13

5.帧定位信号码型 14

6.平均搜捕时间 16

7.帧定位信号最佳长度 19

8.同步状态保护 23

9.搜捕过程校核 26

10.帧定位保护参数 30

11.平均失帧时间和平均同步时间 32

12.同步失帧误码 33

13.帧定位搜捕/保持逻辑 34

14.同步环境保障 39

15.CCITT建议 41

三、正码速调整 44

1.准同步复接 44

2.正码速调整原理 45

3.正码速调整基本关系式 47

4.码速调整设计 49

5.码速调整过渡过程 51

6.稳定调整过程读写时差变动范围 55

7.码速调整过渡过程分类 58

8.码速恢复设计 60

9.锁相环参数设计 62

10.压控振荡器设计 68

11.缓冲存储器容量 70

12.CCITT建议 71

四、正码速调整损伤 74

(一)塞入抖动 74

1.塞入抖动物理概念 74

2.在p帧内刚好调整q次的信码调整过程 76

3.在p帧内调整q次尚有微小余量的情况 81

4.码速调整检测器数量与塞入抖动的关系 88

5.塞入抖动分布 91

(二)塞入误码 94

1.塞入误码物理概念 94

2.塞入误码计算 95

3.塞入错误抑制 99

五、正/负码速调整 101

1.正/负码速调整原理 101

2.硬判决控制码速调整 103

3.自适应控制码速调整 107

4.正/负调整控制电路 114

5.码速调整过渡过程 116

6.码速调整参数设计 119

7.码速调整环境设计 122

8.正/负调整技术应用 125

9.正/负调整设计举例 126

10.码速调整性能比较 130

11.CCITT建议 131

六、正/0/负码速调整 133

1.正/0/负码速调整概念 133

2.增量控制正/0/负码速调整原理 133

3.数字平滑正/0/负码速调整原理 135

4.帧结构 137

5.调整及恢复控制 140

6.码速调整过渡过程 143

7.数字平滑 147

8.西德PCM30D脉冲平滑原理 150

9.澳大利亚2/8Mbit/s复接器脉冲平滑原理 152

10.正/0/负码速调整工程应用 155

七、码速调整测量技术 156

(一)塞入抖动测量 156

1.塞入抖动的特点 156

2.测量范围及精度要求 157

3.测量设备 158

4.测量方法 161

5.测量举例 166

(二)复接误码测量 166

1.复接误码的特点 166

2.对误码仪的要求 168

3.专用误码仪设计 171

4.模拟信道设计 174

5.测量举例 176

(三)码速恢复锁相环特性测量 177

1.跟踪误差测量 177

2.抖动抑制特性测量 179

八、帧调整原理 181

1.概述 181

2.帧调整分类 183

3.前置缓冲帧调整器工作原理 185

4.2048kbit/s帧调整器设计 188

5.帧调整器的附加功能 196

九、高次群同步数字复接体系 197

1.问题的提出 197

2.高次群同步数字体系 197

3.同步/异步数字体系接口总体安排 200

4.C-4进入STM-1安排设计 205

5.C-3进入STM-1安排设计 208

6.TUG进入高阶VC安排设计 212

7.基本包装进入TUG 214

8.STM-N复接 219

9.CCITT建议负荷包装接口 222

10.负荷包装接口改善设计 228

十、抗衰落帧同步 237

(一)抗衰落帧同步原理 237

1.方案(1) 241

(二)帧同步平均持续时间 241

2.方案(2) 244

3.方案(3) 246

4.方案(4) 250

5.方案(5) 255

6.方案(6) 259

(三)帧失步平均持续时间 263

1.帧失步确认时间 263

2.帧同步搜索时间 264

3.帧同步确认时间 268

4.帧同步置位延时 275

5.帧失步持续时间 276

(四)帧同步方案比较 276

1.帧同步平均持续时间 276

2.帧失步平均持续时间 280

3.帧同步系统的综合判据 284

十一、工程应用设计 288

(一)通用准同步群复接设计 288

1.基本参数设计 288

2.过渡过程设计 291

3.失帧概率及搜捕特性设计 291

4.基本单元划分 292

5.设计举例 293

(二)标准/非标准速率兼容设计 298

1.问题的提出 298

2.非标速率码流在标准通道中的传输 299

3.设计举例 300

4.不同支路速率的兼容复接 301

(三)准同步/同步复接兼容设计 303

1.问题的提出 303

2.指令调整兼容方式 304

3.复帧固定控制兼容方式 306

(四)2/34Mbit/s复接设计 309

1.2/34Mbit/s复接方案比较 310

2.B型2/34Mbit/s复接器设计 312

3.CCITT建议 318

(五)群干线传输中的分支设计 319

1.问题的提出 319

2.干线分支简化方案之一 320

3.干线分支简化方案之二 321

4.干线分支简化方案之三 321

5.分支控制信号设计 324

6.功能补充 326

7.CCITT建议 328

(六)网间互通复接设计 330

1.2048-6312kbit/s互通复接设计 330

2.44736-139264kbit/s互通复接设计 332

(七)子群复接设计 335

1.子群速率选择 336

2.子群帧结构安排 338

3.子群帧结构设计示例 344

(八)ISDN用户/网络接口复接设计 348

1.2B+D接口复接设计 348

3.进入64kbit/sB通路的复接设计 351

2.2048kbit/s基群接口复接设计 351

4.X1速率进入8/16kbit/s复接设计 352

5.V速率进入中间速率复接设计 356

(九)复接系统维护设计 360

1.问题提出 361

2.维护原则 361

3.复接器维护要求 363

4.维护设计总体考虑 364

5.维护设计示例 366

〔附录一〕 主要名词解释 371

〔附录二〕 主要参考文献 375

精品推荐